本科上過一門數字集成電路設計的入門課,知道基本的verilog語法,但很淺顯。由於自己本科做的科研少有涉及硬體,而深造的領域是IC設計方面的,所以想提前進階一下這方面的知識。

導師推薦我提前去讀讀《Verilog HDL高級數字設計》的英文原版,但是拿到這本書書後發現有700多頁,有點工具書的味道,通讀有些喫力。想請問各位這本書正確的使用方法是什麼?是否有其他進階verilog的方法?


不建議學這個,可以找點synopsys關於設計編碼的文檔看看,網上有一套資料Clifford E. Cummings論文合集,還不錯


你好,我當時是讀了這本書的中文版,遇到看不懂的地方就讀英文版。

因為之前已經看過其他書了,所以讀起來相對較快。

總體而言,這本書是成體系的書,初心者有通讀的價值。


你需要的是練手的項目,可以試著做個簡單但完整的設計,比如UART、SPI之類的,完整的做完設計、驗證。寫好文檔。所有代碼託管到github上,整個過程多寫點筆記發布到自己的公眾號或博客上。做完了再找網上開源的代碼讀一下,比較分析下與自己思路的差異,總結得失。按照我的建議認真練上兩個月,verilog基本就可以出師了。以後找工作可以秀出你的代碼和公眾號文章,大概率能拿到不錯的offer。因為大概有一半的人一輩子都停留在這個水平了。


語法的話現在別學 verilog 學 syatemverilog 2012另外 hdl 關鍵點在於

設計電路邏輯和了解代碼對應的電路

hdl 語法都很直接寫著寫著就會了
別跟著書學,搞個小項目從零到用著順手只需要一禮拜!bravo

做fpga開發?


推薦閱讀:
相關文章